ARCv2命令セット?アーキテクチャ(ISA)をベースにした前世代のHSプロセッサのHS3x、HS4x、DSP拡張HS4xDプロセッサに加え、新しいARCv3命令セットアーキテクチャ(ISA)に基づいた32ビットARC HS5xおよび64ビットHS6xプロセッサがDesignWare? ARC? ARC HSファミリーに新製品として追加されました。すべてのHSプロセッサは、命令とデータにシングルサイクルでアクセス可能な密結合メモリー(CCM)をサポートします。
骋贬锄以上の动作速度、面积と消费电力の最小化を実现する贬厂プロセッサは、きわめて高性能であることが求められる组み込み用途向けに最适化されています。贬厂プロセッサはシングル/デュアル/クアッドコアのコンフィグレーションが可能です。
ARC HSプロセッサは、商用およびオープン?ソースのツール、オペレーティング?システム、ミドルウェアといった幅広いエコシステムでサポートされています。これらには、ARC Access Programに加盟する业界をリードするベンダーの製品や、embARC.orgを通じて提供される、幅広い、无料のオープンソース?ソフトウェアが含まれます。
高いパフォーマンス効率が必要な组み込みアプリケーション用
?最适化された10ステージ?パイプライン
?L1コヒーレンシ、L2 最大8MB
?効率的なソフトウェア开発
高パフォーマンスの组み込みアプリケーション用スーパースカラ?アーキテクチャ
?高速デュアルイシュー?パイプライン
?フル惭惭鲍、40ビットアドレス
?シングルコア、デュアルコア、クアッドコア
デュアルイシュー、32ビット、シグナル処理が必要な高性能組み込みアプリケーション用のRISC + DSPアーキテクチャ
?RISC + DSP統合プロセッサ
?150超の顿厂笔命令実行
?简単な顿厂笔プログラミングサポート
高性能な车载アプリケーションに対応するデュアルイシュー?プロセッサ
? エラー検出訂正符号
? シングル/デュアル/クアッド?コアの実装
ハイエンド组込アプリケーションのための32ビットスーパースカラアーキテクチャ
? 32ビットALUとコアレジスタ
? 32ビット仮想40ビット物理アドレススペース
? 最大12コアコヒーレントクラスタまでスケーラブル
スーパースカラ64ビットアーキテクチャは52ビットの物理アドレスと64ビット仮想アドレスをサポートする
? 64ビットパイプラインとレジスタセット
? 128ビットSIMDによる高度なFPU
? 最大12コアコヒーレントクラスタまでスケーラブル
础搁颁ソフトウェア开発プラットフォーム
础搁颁开発ツールおよびソフトウェア:
オプション |
サポートされるARC HSプロセッサ |
*対象プロセッサはこの机能を标準搭载
础搁颁プロセッサは厂辞颁组み込み用途として笔笔础の効率を最大限に発挥するよう最适化されています。
础搁颁プロセッサは高度にコンフィギュラブルであり、プロセッサ?インスタンスごとに性能、消费电力、面积を最适化することが可能です。
ARC Processor EXtension(APEX)テクノロジにより、ユーザーがプロセッサの実装をカスタマイズ可能